基于DDS器件AD9851的信号发生器设计方案


1 前言

直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。因此,这里介绍一种基于DDS器件AD9851的信号发生器设计方案。

2 AD9851简介

AD9851是ADI公司采用先进CMOS技术生产的具有高集成度的直接数字频率合成器。该器件频带宽、频率与相位均可控,内部频率累加器和相位累加器相互独立,32位调频字使得其在180 MHz的系统时钟下输出频率可达0.04 Hz的高分辨率。

设相位累加器的位数为N,相位控制字的值为FK,频率控制字的位数为M,频率控制字的值为FM,内部工作时钟为FC,最终合成信号的频率F相位和θ分别为:

F=FMFC/2N,θ=2πFN/2M

AD9851的最高工作时钟为180 MHz,实际电路中,外部晶体振荡器的频率为25 MHz,由经内部集成的6倍频器和高速比较器得到150 MHz的时钟信号,这样可减小高频辐射,提高系统的电磁兼容能力。AD9851内部集成高速DDS和10 bit高速A/D转换器,故无需D/A转换和I/V,转换等容易影响DDS输出的单元。

3 系统总体设计方案

图1为系统设计框图。为了产生调制信号,需要在FPGA内部实现低频段的DDS模块以产生正弦波(模拟调制AM和FM)和二进制基带码(数字调制ASK/FSK/PSK)。由于AD9851输出的正弦信号存在谐波,因此需加一个无源滤波器滤波。由于无源滤波的衰减特性,为使信号源的最终输出信号幅值稳定,系统需加一级AGC电路。PGA程控放大器采用DAC7611作为基准控制输出信号的幅度。AM电路采用模拟乘法器AD835构成,ASK调制较简单,直接用DDS产生的二进制基带序列控制模拟开关,从而控制AD9851信号的输出。最后由多路选择器和OPA690功放电路控制输出。

基于DDS器件AD9851的信号发生器设计方案

4 系统硬件电路设计

4.1 AD9851电路模块和控制逻辑

由于AD9851工作频率较高,容易引入较大噪声,因此需要注意电源与地线的连接,以减小噪声。为避免高频干扰,用PCB制板实现AD9851及其外围。其电路如图2所示。

基于DDS器件AD9851的信号发生器设计方案

频率控制字和相位控制字写入时序有并行和串行两种方式,这可用PFGA内部状态机实现。该系统设置的FM调制分为两级最大频偏:5 kHz和10 kHz,而PSK调制信号由改变相位控制字实现。控制字及理论值计算如下:低频段DDS波表输出数据为14位(214=16 384)。PSK控制字在DDS波表输出值大于16 384/2=8 192时,改变相位180°。由于AD9851相位控制字为高5位,故若改变180°则改变相位控制字8’h90。AD9851的最高输出150 MHz对应频率控制字32’hFFFFFFFF(十六进制),故1 Hz对应28.633 1(十进制)。其调制方式选择和参数设置部分的代码如下:

Related Articles

基于可编程逻辑器件PLD的数字电路设计方案

08/06 23:57
基于可编程逻辑器件PLD的数字电路设计方案
作者:刘彩虹 陈秀萍 0 引 言 可编程逻辑器件PLD(Programmable LogIC De-vice)是一种数字电路,它可以由用户来进行编程和进行配置,利用它可以解决不同的逻辑设计问题.PLD由基本逻辑门电路.触发器以及内部连接电路构成,利用软件和硬件(编程器)可以对其进行编程,从而实现特定的逻辑功能.可编程逻辑器件自20世纪70年代初期以来经历了从 PROM,PLA,PAL,GAL到CPLD和FPGA的发展过程,在结构.工艺.集成度.功能.速度和灵活性方面都有很大的改进和提高. 随着数

基于DDS的正弦信号发生器的设计方案

05/25 11:36
基于DDS的正弦信号发生器的设计方案
本文介绍了一种基于DDS的正弦信号发生器的设计方法,对此正弦信号发生器的硬件部分进行了详细的论述,并给出了系统的软件流程框图.仿真及硬件验证的结果表明,此正弦信号发生器精度高,抗干扰性好,可作为一般的正弦信号发生器使用.此设计方案具有一定的实用性. 在电子工程.通信工程.自动控制等领域经常用到正弦信号发生器,传统的正弦信号发生器通常有两种:一是由分立元件和集成的信号发生芯片构成:二是基于FPGA技术.前者往往存在工作频率低.功能少.精度不高等缺点.后者虽然实时性好,能满足复杂波形的大数据量的传输

基于FPGA和DDS的数字调制信号发生器

02/11 16:31
基于FPGA和DDS的数字调制信号发生器
内容摘要:为了提高数字调制信号发生器的频率准确度和稳定度,并使其相关技术参数灵活可调,提出了基于FPGA和DDS技术的数字调制信号发生器设计方法.利用Matlab/Simulink.DSP Builder.QUARTusⅡ3个工具软件,进行基本DDS建模,然后在DDS模块的基础上,通过单片机等电路组成的控制单元的逻辑控制作用,根据通信系统中数字调制方式的基本原理,设计并实现了数字调制信号发生器,从而实现二进制频移键控(2FSK).二进制相移键控(2PSK)和二进制幅移键控(2ASK)3种基本的二

DDS技术的数控信号发生器51单片机控制程序

12/27 23:05
;***************************************************** ; 基于DDS技术的数控信号发生器控制程序 ; ; 正弦波1Hz-10MHZ ; ; 单片机 STC12C5410AD ; ; AD9850 50MHZ晶振 ; ;***************************************************** ;***************************************************** ; 端口

基于AVR单片机和FPGA实现DDS的数字式移相信号发生器设计方案

11/30 10:46
1 前 言 移相信号发生器属于信号源的一个重要组成部分,但传统的模拟移相有许多不足,如移相输出波形易受输入波形的影响,移相角度与负载的大小和性质有关,移相精度不高,分辨率较低等.而且,传统的模拟移相不能实现任意波形的移相,这主要是因为传统的模拟移相由移相电路的幅相特性所决定,对于方波.三角波.锯齿波等非正弦信号各次谐波的相移.幅值衰减不一致,从而导致输出波形发生畸变.目前利用DDS技术产生信号源的方法得到了广泛的应用,但是专用DDS芯片由于采用特定的集成工艺,内部数字信号抖动很小,不可以输出高质

一种基于DDS的幅值可调信号发生器的设计

12/18 05:08
一种基于DDS的幅值可调信号发生器的设计
l 引言 信号源发生器广泛应用教学实验和科研工程.直接数字频率合成技术( DDS )具有频率分辨率高.切换速度快.输出信号相位连续.可输出任意波形信号.能够实现全数字自动化控制等优点,使其已成为雷达.通信.工程设计等系统信号源的首选.在扩频和跳频系统.数字广播.高清晰度电视.线性调频以及仪器仪表以及电子测量等领域,DDS已经逐步成为高性能信号源发生器的核心技术.本文提出了一种基于 AT89S52 和 AD9850 的交变信号源发生器的设计方案,其调幅电路采用TLC5615,简化电路设计,改进当前

基于DDS构建的可调频稳幅信号发生器分析

03/08 13:44
基于DDS构建的可调频稳幅信号发生器分析
内容摘要:系统采用基于DDS工作原理的AD9851,以单片机为控制核心,设计了可产生频率可调的稳幅高精度正弦波.方波信号发生器.输出级通过椭圓滤波器去除高频噪声以稳定信号,并采用乙类推免功率放大器电路以提高系统的负载能力.阐述了芯片与外部电路接口的硬件结构并作出详细的系统测试.该设计在50 Ω负载下,输出峰-峰值0-20 V连续可调,整个系统电路简单.功能强大.可扩展性强. 信号发生器是测量应用中的基础仪器,随着现代测试对象的逐渐多样和数字技术的进步,信号发生器拥有更广的应用和更快的发展.其中正

基于 EZ-USB和 AD9851的正弦信号发生器系统方案

01/30 19:04
基于 EZ-USB和 AD9851的正弦信号发生器系统方案
一引言 近年来,随着通信系统的发展,人们对信号源的要求越来越高,直接数字频率合成器(Direct Digital Frequency Synthesis简称DDS或DDFS)正是在这样的背景下进一步得到了发展.它具有相对带宽.频率分辨率高.频率转换时间短.控制灵活和全数字化的优点,并且成本低,功耗小.它的优越性能使其在跳频通信.雷达系统.电子测量等领域得到了广泛的应用.采用DDS芯片AD9851和EZ-USB单片机CY7C68013实现的正弦信号发生器,通过上位机控制AD9851可以调节输出信号

基于DDS技术的多通道波形产生系统的设计方案

08/07 19:17
内容摘要:直接数字频率合成(DDS)是数字阵列雷达(DAR)实现收发数字波束形成的关键技术之一.给出了一种基于DDS技术的多通道波形产生系统的设计方案,该方案在25 cm×12 cm的PCB板上实现了波形产生.波形捷变与幅相控制的系统集成设计.该系统能同时产生16路频率.幅度和相位独立控制的中频雷达信号,满足数字阵列雷达对收发阵列单元的高集成度.小型化.低成本和多功能的要求:系统实现的主要技术指标为:信号带宽1-1 20 MHz可变,通道隔离度大于60 dBc,窄带脉内信噪比大于65 dBc,满